1

Я пытаюсь разработать контроллер GDDR5 и немного сбит с толку в отношении спецификации JEDEC - разные возможности конфигурации памяти кажутся короткими тремя адресными битами для достижения указанной емкости ...?

Например, память 512M, 32x режим, с 8 банками (во всех больших конфигурациях используется 16): биты адреса строки A0-A11 (12) биты адреса столбца A0-A5 (6) биты адреса банка: BA0-BA2 (3) (См. Документ спецификации JDEC JSED212B.01, стр. 12 Таблица 7 и Таблица 8)

Но это только адреса 2 ^ 12 * 2 ^ 6 * 2 ^ 3 = 2Mi адресуемых местоположений каждый из x32bits = 64Mbs ....

Вы можете сделать то же самое с любой другой конфигурацией в списке и все еще не получить указанную емкость. Это не связано с банковскими группами или тем фактом, что GDDR5 мультиплексирует свои адресные линии, но явно есть что-то еще нестандартное (отличное от DDR3), которое мне не хватает?

Кто-нибудь с пониманием, пожалуйста, посоветуйте?

1 ответ1

1

Я нигде не мог найти эту информацию, поэтому на случай, если кому-то еще понадобится ссылка на место, ответили очень хорошо!

http://www.tomshardware.com/answers/id-2194505/gddr5-memory-addressing.html

Вкратце, пакетный доступ GDDR5 ограничен адресом одного столбца, что делает расположение адреса эквивалентным размеру битов длины пакета x32 * 8

Всё ещё ищете ответ? Посмотрите другие вопросы с метками .